

3 קובץ הכנה ניסוי מעבדה מס' 1 – חלק Tutorial 1.3 – Instructions Coding and Timing

מעבדת מיקרומחשבים – המחלקה להנדסת חשמל ומחשבים מס' קורס - 361.1.3353

<u>כתיבה ועריכה</u>: חנן ריבוא

מהדורה 1 – שנה"ל תשע"ו

## **A.** הקדמה:

במסמך זה נדון בלימוד צורת הקידוד של סט פקודות הליבה (פקודות אסמבלי) של מיקרו-בקר MSP430. בנוסף, נלמד מסמך זה נדון בלימוד צורת הקידוד של סט פקודות הליבה (פקודה בזיכרון (ב- word). במקרה שלנו 16bit).

בשונה מארכיטקטורת SRC, המשמשת כארכיטקטורה אבסטרקטית לצורך לימוד. ארכיטקטורת MSP430, הינה מעשית ומשמשת לעבודתכם במעבדה וללימוד יישומי של החומר התיאורטי.

#### ברצוני לחדד מס' נקודות לפני שנמשיך הלאה:

- אסמבלר תוכנה שנמצא בסביבת הפיתוח וממירה קוד בשפת אסמבלי לקוד בשפת מכונה (מותאם לשפת מכונה ★ ספציפית במקרה שלנו בקר MSP430).
- כמו שלמדנו, בשפת אסמבלי (של בקר MSP430) יש 27 פקודות ליבה (Core Instruction) שרק הן מתורגמות לקוד מכונה ע"י האסמבלר ועוד 24 פקודות חיקוי (Emulated Instruction) הנועדות לנוחות המשתמש ומומרות ישירות לפקודות ליבה ע"י האסמבלר ורק אז מקודדות לקוד מכונה.
  - שאין להם תרגום לקוד מכונה (אינן רצות ב-CPU). שאין להם תרגום לקוד מכונה (אינן רצות ב-CPU). ★ בשונה מפקודות (Instructions) שאין להם תרגום לקוד מכונה (אינן רצות ב-CPU). הוראות אלו נועדו לאסמבלר לצורך ביצוע פעולות מקדימות, למשל: הקצאת מקום בזיכרון עבור משתנים/מחרוזות, תיחול ערכי משתנים, חלוקת הזיכרון למקטעים מסוימים וכו'.

#### ישנם 2 סוגי זיכרונות:

עוכן RESET זיכרון זה נדיף (כאשר **מכבים** את המתח מהבקר תוכנו נמחק). כאשר מבצעים RESET זיכרון ה-RAM נשמר (ביצוע RESET משמעו טעינת ערך כתובת הפקודה הראשונה של התוכנית לרגיסטר PC זיכרון ה-RAM נשמר (ביצוע 1985).

זיכרון זה נועד לשימוש "שולחן עבודה- דף טיוטה" עבור התוכנית שלנו ולשימוש המחסנית (STACK).

✓ זיכרון FLASH - זיכרון זה אינו נדיף (כאשר מכבים את המתח מהבקר תוכנו נשמר).

סביבת הפיתוח טוענת לאזור זה בזיכרון את תוכנית הקוד שנכתוב ואת הקבועים אותם נרצה לשמור ללא תלות במצב המתח של הבקר.

במצב המתח של הבקר.

כדי לבצע **כתיבה לזיכרון FLASH** מתוך תוכנית שנכתוב לא נוכל לכתוב ישירות לזיכרון זה.

יש צורך לעבוד עם מתווך הנקרא Flash Controller (נלמד זאת בקורס "מבנה מחשבים ספרתיים"). **לעומת זאת קריאה מזיכרון זה נבצע כרגיל.** 

בקורס זה, סביבת הפיתוח תעשה את הכתיבה ל-FLASH בשבילנו בשלב מקדים לפני טעינת הקוד.

RSEG DATA RSEG CODE המתאימים לצורך כך, Directives ה-Directives המתאימים לצורך כך, syour constant pour code END END

שימוש ב- **RSEG** DATA מצריך שינוי קטן <mark>בקובץ ה- Linker של</mark> ברירת המחדל. כדי להימנע מזה, אנו נעדכן משתנים קבועים **בזיכרון ה-FLASH** בצורה הבאה:



## B. <u>תהליך שליפה פיענוח וביצוע של פקודת אסמבלי:</u>

- כפי שלמדתם בקורס "מבוא למחשבים", לאחר שתוכנית נצרבת לזיכרון הבקר היא מוכנה לביצוע. לאחר פעולת ספי שלמדתם בקורס "מבוא למחשבים", לאחר שתוכנית נצרבת לרגיסטר PC ותוכן הפקודה מועבר לרגיסטר byte מתעדכן בכתובת של הפקודה הבאה לביצוע.
  - תהליך ביצוע פקודה מתבצע בשני שלבים:
  - 1. שלב השליפה (Fetch) הבאת קוד הפקודה מהזיכרון לרגיסטר IR.
    - .2 שלב הפיענוח (Decoding) והביצוע (Executing) של הפקודה.
- במשך זמן ביצוע פקודה בודדת מתבצעת הפקודה הנוכחית וגם מתבצעת שליפה של הפקודה הבאה (pipeline).

## C. <u>קידוד פקודות הליבה – חלוקה לשלושה פורמטים שונים (שלוש קבוצות של פקודות):</u>

## כיצד החומרה יודעת באיזה פורמט כל פקודת אסמבלי? לפי ערך של 4-bit MSB (ביטים 12-15)

12. פקודות Double operand – ישנן 12 פקודות: ערך של 4-bit MSB – ישנן 12 פקודות - Double operand

| 15 | 14 | 13    | 12 | 11 | 10  | 9   | 8 | 7  | 6   | 5 | 4  | 3 | 2   | 1   | 0 |                    |
|----|----|-------|----|----|-----|-----|---|----|-----|---|----|---|-----|-----|---|--------------------|
|    | Ор | -code |    |    | S-F | Reg |   | Ad | B/W |   | As |   | D-R | leg |   | חלוקת הקידוד לשדות |

| Instruction                      | Opc - HEX |
|----------------------------------|-----------|
| MOV(.B) src,dst                  | 4         |
| src → dst                        |           |
| ADD(.B) src,dst                  | 5         |
| src + dst → dst                  | <u> </u>  |
| ADDC(.B) src,dst                 | 6         |
| src + dst + C → dst              |           |
| SUB(.B) src,dst                  | 8         |
| dst + .not.src + 1 → dst         | <u> </u>  |
| SUBC(.B) src,dst                 | 7         |
| dst + .not.src + C → dst         |           |
| CMP(.B) src,dst                  | 9         |
| Dst - src                        |           |
| DADD(.B) src,dst                 | Α         |
| src + dst + C → dst (decimally)  |           |
| BIT(.B) src,dst                  | В         |
| src .and. dst                    |           |
| BIC(.B) src,dst                  | С         |
| .not.src .and. dst →dst          |           |
| BIS(.B) src,dst                  | D         |
| src .or. dst →dst                | <u> </u>  |
| XOR(.B) src,dst                  | E         |
| src .xor. dst → dst              |           |
| AND(.B) src,dst                  | F         |
| src .and. dst → dst              |           |
| דה OPC בנודל 4hit עבור 12 פקודות | בערבי שי  |

הערה: שדה OPC בגודל 4bit עבור 12 פקודות.

קודים 1,2,3 לא כלולים וזאת כדי להפנות ל-2 הפורמטים הנוספים (jump , single operand)

#### טבלה המכילה דוגמא עבור פקודת mov בשילוב כל שיטות המעון

| Examples        | Machine Code - HEX              | Орс  | S-Reg | Ad | B/W | As | D-Reg         | Cycles                   | Length(W) |
|-----------------|---------------------------------|------|-------|----|-----|----|---------------|--------------------------|-----------|
| Mov R5,R4       | 4504                            | 0100 | 0101  | 0  | 0   | 00 | 0100          | 1                        | 1         |
| Mov R5,6(R4)    | 4584 0006                       | 0100 | 0101  | 1  | 0   | 00 | 0100          | 4                        | 2         |
| Mov R5,EDE      | 4580 abs.add(EDE)-(PC+2)        | 0100 | 0101  | 1  | 0   | 00 | 00 <b>0</b> 0 | 4                        | 2         |
| Mov R5,&EDE     | 4582 abs.add(EDE)               | 0100 | 0101  | 1  | 0   | 00 | 00 <b>1</b> 0 | 4                        | 2         |
| Mov @R5,R4      | 4524                            | 0100 | 0101  | 0  | 0   | 10 | 0100          | 2                        | 1         |
| Mov @R5,6(R4)   | 45A4 0006                       | 0100 | 0101  | 1  | 0   | 10 | 0100          | 5                        | 2         |
| Mov @R5,EDE     | 45A0 abs.add(EDE)–(PC+2)        | 0100 | 0101  | 1  | 0   | 10 | 00 <b>0</b> 0 | 5                        | 2         |
| Mov @R5,&EDE    | 45A2 abs.add(EDE)               | 0100 | 0101  | 1  | 0   | 10 | 0010          | 5                        | 2         |
| Mov @R5+,R4     | 4534                            | 0100 | 0101  | 0  | 0   | 11 | 0100          | 2                        | 1         |
| Mov @R5+,6(R4)  | 45B4 0006                       | 0100 | 0101  | 1  | 0   | 11 | 0100          | 5                        | 2         |
| Mov @R5+,EDE    | 45B0 abs.add(EDE)-(PC+2)        | 0100 | 0101  | 1  | 0   | 11 | 00 <b>0</b> 0 | 5                        | 2         |
| Mov @R5+,&EDE   | 45B2 abs.add(EDE)               | 0100 | 0101  | 1  | 0   | 11 | 0010          | 5                        | 2         |
| Mov #0x40,R4    | 4034 0040                       | 0100 | 0000  | 0  | 0   | 11 | 0100          | 2                        | 2         |
| Mov #0x40,6(R4) | 40B4 0040 0006                  | 0100 | 0000  | 1  | 0   | 11 | 0100          | 5                        | 3         |
| Mov #4,8(R4)    | 42A4 0008                       | 0100 | 0010  | 1  | 0   | 10 | 0100          | 5                        | 3         |
| Mov #0x40,EDE   | 40B0 0040 abs.add(EDE)-(PC+4)   | 0100 | 0000  | 1  | 0   | 11 | 00 <b>0</b> 0 | 5                        | 3         |
| Mov #0x40,&EDE  | 40B2 0040 abs.add(EDE)          | 0100 | 0000  | 1  | 0   | 11 | 0010          | 5                        | 3         |
| Mov 6(R5),R4    | 4514 0006                       | 0100 | 0101  | 0  | 0   | 01 | 0100          | 3                        | 2         |
| Mov 6(R5),6(R4) | 4594 0006 0006                  | 0100 | 0101  | 1  | 0   | 01 | 0100          | 6                        | 3         |
| Mov 6(R5),EDE   | 4590 0006 abs.add(EDE)-(PC+4)   | 0100 | 0101  | 1  | 0   | 01 | 00 <b>0</b> 0 | 6                        | 3         |
| Mov 6(R5),&EDE  | 4592 0006 abs.add(EDE)          | 0100 | 0101  | 1  | 0   | 01 | 0010          | 6                        | 3         |
| Mov TONI,R4     | 4014 abs.add(TONI)-(PC+2)       | 0100 | 0000  | 0  | 0   | 01 | 0100          | 3                        | 2         |
| Mov TONI,6(R4)  | 4094 abs.add(TONI)-(PC+2) 0006  | 0100 | 0000  | 1  | 0   | 01 | 0100          | 6                        | 3         |
| Mov TONI,EDE    | 4090 abs.add(TONI)-(PC+2)       | 0100 | 0000  | 1  | 0   | 01 | 00 <b>0</b> 0 | 6                        | 3         |
|                 | abs.add(EDE)-(PC+4)             |      |       |    |     |    |               |                          |           |
| Mov TONI,&EDE   | 4092 abs.add(TONI)-(PC+2)       | 0100 | 0000  | 1  | 0   | 01 | 0010          | 6                        | 3         |
|                 | abs.add(EDE)                    |      |       |    |     |    |               |                          |           |
| Mov &TONI,R4    | 4214 abs.add(TONI)              | 0100 | 0010  | 0  | 0   | 01 | 0100          | 3                        | 2         |
| Mov &TONI,6(R4) | 4294 abs.add(TONI) 0006         | 0100 | 0010  | 1  | 0   | 01 | 0100          | 6                        | 3         |
| Mov &TONI,EDE   | 4290 abs.add(TONI)              | 0100 | 0010  | 1  | 0   | 01 | 0000          | 6                        | 3         |
|                 | abs.add(EDE)-(PC+4)             |      |       |    |     |    |               |                          |           |
| Mov &TONI,&EDE  | 4292 abs.add(TONI) abs.add(EDE) | 0100 | 0010  | 1  | 0   | 01 | 0010          | 6                        | 3         |
|                 |                                 |      |       |    |     |    |               | רות חשורו <mark>י</mark> |           |

#### <mark>הערות חשובות:</mark>

- .a למעט ערך שדה op-code (השונה בין הפקודות) double operand למעט ערך
- פקודה המכילה קבוע מתוך אלו שבטבלה הבאה. במקרה זה, הקבוע מיוצר ע"י רגיסטרים R3,R2 ולכן אינו מאוחסן בזיכרון
   לאחר קידוד הפקודה. במקרה זה, ערך S-Reg יהיה שווה 2 או 3 כמצוין בטבלה. במקרה שישנם 2 קבועים המופיעים בטבלה.
   הקבוע הראשון ייוצר ע"י R3,R2 והקבוע השני יאוחסן בזיכרון (ראה שורה מסומנת בצהוב בטבלה הנ"ל).

| Register | As | Constant | Remarks               |
|----------|----|----------|-----------------------|
| R2       | 00 |          | Register mode         |
| R2       | 01 | (0)      | Absolute address mode |
| R2       | 10 | 00004h   | +4, bit processing    |
| R2       | 11 | 00008h   | +8, bit processing    |
| R3       | 00 | 00000h   | 0, word processing    |
| R3       | 01 | 00001h   | +1                    |
| R3       | 10 | 00002h   | +2, bit processing    |
| R3       | 11 | 0FFFFh   | -1, word processing   |

©Hanan Ribo

# 2. <u>פקודות Single operand – ישנן 7 פקודות: ערך של 4-bit MSB שווה 0x1</u>

| 15 | 14 | 13 | 12 | 11     | 10 | 9 | 8 | 7 | 6   | 5 | 4  | 3 | 2    | 1   | 0 |                    |
|----|----|----|----|--------|----|---|---|---|-----|---|----|---|------|-----|---|--------------------|
|    |    |    | O  | p-code | е  |   |   |   | B/W |   | Ad |   | D/S- | Reg |   | חלוקת הקידוד לשדות |

| Instruction          | Opc - Binary       |
|----------------------|--------------------|
| RRC(.B) dst          | <b>0001</b> 0000 0 |
| C → MSB →LSB → C     |                    |
| RRA(.B) dst          | <b>0001</b> 0001 0 |
| MSB → MSB →LSB →C    |                    |
| PUSH(.B) src         | <b>0001</b> 0010 0 |
| SP 2 → SP, src →@SP  |                    |
| SWPB dst             | <b>0001</b> 0000 1 |
| Swap bytes           |                    |
| CALL dst             | <b>0001</b> 0010 1 |
| SP 2 → SP, PC+2 →@SP |                    |
| dst → PC             |                    |
| RETI                 | <b>0001</b> 0011 0 |
| TOS → SR, SP + 2 →SP |                    |
| TOS → PC,SP + 2 → SP |                    |
| SXT dst              | <b>0001</b> 0001 1 |
| Bit 7 → Bit 8Bit 15  |                    |

# טבלה המכילה דוגמא לכל אחת מהפקודות לכל שיטות המעון

| Examples     | Machine Code - HEX | Орс                | B/W | Ad | D/S-Reg | Cycles | Length(W) |
|--------------|--------------------|--------------------|-----|----|---------|--------|-----------|
| RRC R5       | 1005               | <b>0001</b> 0000 0 | 0   | 00 | 0101    | 1      | 1         |
| RRA R5       | 1105               | <b>0001</b> 0001 0 | 0   | 00 | 0101    | 1      | 1         |
| PUSH R5      | 1205               | <b>0001</b> 0010 0 | 0   | 00 | 0101    | 3      | 1         |
| SWPB R5      | 1085               | <b>0001</b> 0000 1 | 0   | 00 | 0101    | 1      | 1         |
| CALL R5      | 1285               | <b>0001</b> 0010 1 | 0   | 00 | 0101    | 4      | 1         |
| SXT R5       | 1185               | <b>0001</b> 0001 1 | 0   | 00 | 0101    | 1      | 1         |
| RRC @R5      | 1025               | <b>0001</b> 0000 0 | 0   | 10 | 0101    | 3      | 1         |
| RRA @R5      | 1125               | <b>0001</b> 0001 0 | 0   | 10 | 0101    | 3      | 1         |
| PUSH @R5     | 1225               | <b>0001</b> 0010 0 | 0   | 10 | 0101    | 4      | 1         |
| SWPB @R5     | 10A5               | <b>0001</b> 0000 1 | 0   | 10 | 0101    | 3      | 1         |
| CALL @R5     | 12A5               | <b>0001</b> 0010 1 | 0   | 10 | 0101    | 4      | 1         |
| SXT @R5      | 11A5               | <b>0001</b> 0001 1 | 0   | 10 | 0101    | 3      | 1         |
| RRC @R5+     | 1035               | <b>0001</b> 0000 0 | 0   | 11 | 0101    | 3      | 1         |
| RRA @R5+     | 1135               | <b>0001</b> 0001 0 | 0   | 11 | 0101    | 3      | 1         |
| PUSH @R5+    | 1235               | <b>0001</b> 0010 0 | 0   | 11 | 0101    | 5      | 1         |
| SWPB @R5+    | 10B5               | <b>0001</b> 0000 1 | 0   | 11 | 0101    | 3      | 1         |
| CALL @R5+    | 12B5               | <b>0001</b> 0010 1 | 0   | 11 | 0101    | 5      | 1         |
| SXT @R5+     | 11B5               | <b>0001</b> 0001 1 | 0   | 11 | 0101    | 3      | 1         |
| PUSH #0x40   | 1230 0040          | <b>0001</b> 0010 0 | 0   | 11 | 0000    | 4      | 2         |
| CALL #0x3200 | 12B0 3200          | <b>0001</b> 0010 1 | 0   | 11 | 0000    | 5      | 2         |
| RRC 6(R5)    | 1015 0006          | <b>0001</b> 0000 0 | 0   | 01 | 0101    | 4      | 2         |
| RRA 6(R5)    | 1115 0006          | <b>0001</b> 0001 0 | 0   | 01 | 0101    | 4      | 2         |
| PUSH 6(R5)   | 1215 0006          | <b>0001</b> 0010 0 | 0   | 01 | 0101    | 5      | 2         |
| SWPB 6(R5)   | 1095 0006          | <b>0001</b> 0000 1 | 0   | 01 | 0101    | 4      | 2         |

| CALL 6(R5) | 1295 0006                    | <b>0001</b> 0010 1 | 0 | 01 | 0101 | 5 | 2 |
|------------|------------------------------|--------------------|---|----|------|---|---|
| SXT 6(R5)  | 1195 0006                    | <b>0001</b> 0001 1 | 0 | 01 | 0101 | 4 | 2 |
| RRC EDE    | 1010 abs.add(EDE)–<br>(PC+2) | <b>0001</b> 0000 0 | 0 | 01 | 0000 | 4 | 2 |
| RRA EDE    | 1110 abs.add(EDE)-<br>(PC+2) | <b>0001</b> 0001 0 | 0 | 01 | 0000 | 4 | 2 |
| PUSH EDE   | 1210 abs.add(EDE)–<br>(PC+2) | <b>0001</b> 0010 0 | 0 | 01 | 0000 | 5 | 2 |
| SWPB EDE   | 1090 abs.add(EDE)–<br>(PC+2) | <b>0001</b> 0000 1 | 0 | 01 | 0000 | 4 | 2 |
| CALL EDE   | 1290 abs.add(EDE)-<br>(PC+2) | <b>0001</b> 0010 1 | 0 | 01 | 0000 | 5 | 2 |
| SXT EDE    | 1190 abs.add(EDE)–<br>(PC+2) | <b>0001</b> 0001 1 | 0 | 01 | 0000 | 4 | 2 |
| RRC &EDE   | 1012 abs.add(EDE)            | <b>0001</b> 0000 0 | 0 | 01 | 0010 | 4 | 2 |
| RRA &EDE   | 1112 abs.add(EDE)            | <b>0001</b> 0001 0 | 0 | 01 | 0010 | 4 | 2 |
| PUSH &EDE  | 1212 abs.add(EDE)            | <b>0001</b> 0010 0 | 0 | 01 | 0010 | 5 | 2 |
| SWPB &EDE  | 1092 abs.add(EDE)            | <b>0001</b> 0000 1 | 0 | 01 | 0010 | 4 | 2 |
| CALL &EDE  | 1292 abs.add(EDE)            | <b>0001</b> 0010 1 | 0 | 01 | 0010 | 5 | 2 |
| SXT &EDE   | 1192 abs.add(EDE)            | <b>0001</b> 0001 1 | 0 | 01 | 0010 | 4 | 2 |
| RETI       | 1300                         | <b>0001</b> 0011 0 | 0 | 00 | 0000 | 5 | 1 |

# 3. <u>פקודות Jump – ישנן 8 פקודות</u>: ערך של 4-bit MSB בין 3x2-0x3

| 15 | 14     | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5     | 4      | 3      | 2 | 1 | 0 |                    |
|----|--------|----|----|----|----|---|---|---|---|-------|--------|--------|---|---|---|--------------------|
| (  | Эр-сос | le |    | С  |    |   |   |   |   | 10-Bi | t PC ( | Offset |   |   |   | חלוקת הקידוד לשדות |

| Instruction                                                                              | Opc - Binary | С           | Cycles | Length(W) |
|------------------------------------------------------------------------------------------|--------------|-------------|--------|-----------|
| JEQ/JZ Label                                                                             | 001          | <b>0</b> 01 | 2      | 1         |
| If (flag Z == 1) $PC_{new} = Label = PC_{old} + 2 + PC_{offset} \cdot 2$                 |              |             |        |           |
| JNE/JNZ Label                                                                            | 001          | <b>0</b> 00 | 2      | 1         |
| $If(flag Z == 0) PC_{new} = Label = PC_{old} + 2 + PC_{offset} \cdot 2$                  |              |             |        |           |
| JC Label                                                                                 | 001          | <b>0</b> 11 | 2      | 1         |
| If (flag C == 1) $PC_{new} = Label = PC_{old} + 2 + PC_{offset} \cdot 2$                 |              |             |        |           |
| JNC Label                                                                                | 001          | <b>0</b> 10 | 2      | 1         |
| If (flag C == 0) $PC_{new} = Label = PC_{old} + 2 + PC_{offset} \cdot 2$                 |              |             |        |           |
| JN Label                                                                                 | 001          | <b>1</b> 00 | 2      | 1         |
| $If(flag N == 1) PC_{new} = Label = PC_{old} + 2 + PC_{offset} \cdot 2$                  |              |             |        |           |
| JGE Label                                                                                | 001          | <b>1</b> 01 | 2      | 1         |
| If (flag N $\oplus$ flag V == 0) $PC_{new} = Label = PC_{old} + 2 + PC_{offset} \cdot 2$ |              |             |        |           |
| JL Label                                                                                 | 001          | <b>1</b> 10 | 2      | 1         |
| If (flag N $\oplus$ flag V == 1) $PC_{new} = Label = PC_{old} + 2 + PC_{offset} \cdot 2$ |              |             |        |           |
| JMP Label                                                                                | 001          | <b>1</b> 11 | 2      | 1         |
| $PC_{new} = Label = PC_{old} + 2 + PC_{offset} \cdot 2$                                  |              |             |        |           |

 $-512 \le PC_{offset} \le 511$ 

 $PC_{Next\ Instruction} = \ PC_{old} + 2$ 

# שימו לב: מרחב ההסתעפות של פקודות jmp הוא בין PC-512words לבין

כלומר בין PC-1024 לבין PC+1022

| Note: | MOV | #LABEL, PC | ; | Branch | to  | address   | LABEL     |          |
|-------|-----|------------|---|--------|-----|-----------|-----------|----------|
|       | VOM | LABEL, PC  | ; | Branch | to  | address   | contained | in LABEL |
|       | MOV | @R14,PC    | ; | Branch | inc | direct to | o address | in R14   |